下面這個邏輯電路符號是什麼意思,下面幾個圖片分別是什麼邏輯電路符號

2021-03-19 18:34:23 字數 2204 閱讀 4371

1樓:匿名使用者

三態門具有三種輸出狀態:高電平、低電平和高阻狀態。因為三態門在e=1時為普通與非門,輸出有高、低電平兩種狀態;在e=0時輸出為高阻態;一共有三種狀態,因此稱為三態門。

下面幾個**分別是什麼邏輯電路符號??

2樓:黑豹

你搜尋:邏輯閘的符號,有標準的畫法與說明。只是這些標準有些僵化,用在較複雜的數位電路中,不能清晰地表達出各個端子的邏輯關係與有效電平。

例如:74ls32 標稱是或門,高電平有效。但是訊號是低電平有效時,74ls32 本質是與門。

原函式:

y = a + b

反函式:

y' = (a + b)'

= a' b'

你貼出的邏輯符號可以清晰地表達訊號的邏輯關係:圖形是邏輯符號,小圈代表低電平有效。這種畫法在晶片手冊中很常用。

1.什麼是或邏輯?其電路符號是? 2. 什麼是異或邏輯?其電路符號是?

3樓:匿名使用者

或門的邏輯關係是——只要輸入變數中有任意一個為1,輸出就為1;

異或門的邏輯關係是——只要兩個輸入變數不一致,輸出就為1。

或門和異或門的邏輯符號如下圖——

或門的邏輯符號

異或門的邏輯符號

請問下圖中的數位電路邏輯符號是什麼意思?

4樓:黑豹

這是帶三態輸出的觸發器(或鎖存器)的部分電路圖。

方形是觸發器,c1 是觸發器 1 的時鐘輸入端,1d 是資料輸入端;三角形是緩衝器,前面的小圓圈表示低電平有效;三角形斜邊有控制訊號的是三態緩衝器。

oe『 (oe 非)是輸出控制端,oe' = 0 ,觸發器的資料 1q 輸出; oe』 = 1,1q 等於懸空,即斷開。

le 是資料輸入控制端,le = 1 ,資料輸入端 1d 的資料被觸發器儲存。

向下的箭頭表示還有相同結構的電路。

如 74ls373 是八位鎖存器,74ls374是八位觸發器,二者在時序上有些不同,你循序漸進即可。

5樓:匿名使用者

只是一個三角形的是緩衝器,作用是輸入/輸出阻抗匹配和提供一個相對穩定的時延。

三角形前面帶個圈是邏輯反相器。

三角形上面帶這條連線的是單向三態門,那跟線上的訊號可以控制是輸出還是三態。

數位電路里這個符號什麼意思...急

6樓:匿名使用者

這是與或非門,是將上下兩個與門的結果再進行或非。

「&」是一種邏輯符號,「&」符號意思是什麼

7樓:匿名使用者

&,這個符號在運算中表示邏輯與,即兩個運算元的各個位進行與運算,當兩個位同時為1時結果為1,否則為0,比如10&50=2是因為:先把10,50分別化為二進位制(假定都是一個位元組八位)為(0000 1010)&(0011 0010),每個位進行與運算得(0000 0010),所以答案為2;

另外&還有一個比較重要的應用就是在用指標定義某個變數後,比如char & a,那麼我們在程式中要用到a時就必須取a的地址,地址中才是我們要的資料&a,這個在學指標的時候經常用到。

8樓:匿名使用者

與,就是指當兩個參與「與」運算的邏輯值中任一個為0,其運算結果都為0,只有當兩個都為1時,運算結果才為1

9樓:糖果5丸子

和 表示並列吧。表示不怎麼了解

這是什麼邏輯電路符號 5

10樓:愛思考

具體名字不記得了,好像是滯回電路,但是關於上門限電壓和下門限電壓的。

數位電路,這個符號是什麼意思

11樓:匿名使用者

其實,這個原理圖畫得不規範,畫紅圈的那個是2二輸入的與非門,把兩個輸入端連在一起,當成一個引腳來用,就是一個非門,下面有兩個非門,因一片非門晶片中有6個非門呢,這一共用了3個,還有剩餘呢。而這個與門和下面的兩上非門,畫得不規範。

改下如下圖的原理圖就行了。

12樓:匿名使用者

二輸入與非門,輸入端並聯,當非門用

13樓:慕容白鶴大帥哥

這是邏輯電路。或邏輯。

這個邏輯電路符號是什麼啊,這是什麼邏輯電路符號

運算放大器!簡稱運放器 前面那個,看見這個符號旁邊的字母沒有?opamp operating amplifier 運算放大器 的縮寫。帶負號的那個輸入端是反相輸入端。後面這個是比較器 帶圈的是反響輸入端 運放開環應用就是比較器了。這個圖應該是開關電源pwm控制器類器件的原理框圖的一部份。因為是原理性...

時序邏輯電路和組合邏輯電路的區別是什麼

組合邏輯電路沒有記憶功能,輸出僅和輸入有關,只要輸入變化,輸出隨時可變。時序邏輯電路輸出有記憶功能,輸出不僅和輸入有關,還和原狀態有關,輸出變化除了原狀態和現狀態以外還要受cp脈衝控制。數位電路bai根據邏輯功能du的不同特點,可以分成zhi兩大類,一dao類叫組合邏輯電路 簡版稱組合電路 另一類叫...

數字邏輯電路里的懸空到底什麼意思

就是讓它脫離焊盤的意思,就是不與任何地方相連線,空腳的意思。2.在ttl電路中懸空相當於接高電平 3.cmos電路中,不用的引腳不允許懸空,必須按照邏輯功能接高電平或者接低電平。懸空就是該引腳什麼也不要接,空著。一般是什麼也不接,多數指輸入端。空載多數指輸出端 理工學科是什麼 理工學科是指理學和工學...