異或門可用作非門

2021-05-27 16:53:45 字數 4359 閱讀 3868

1樓:匿名使用者

可以的,一個異或門經過一定的線路設計可以改裝成非門

2樓:匿名使用者

可以啊。抄

異或門的邏輯關係是:輸入

襲相同輸出bai為 0 ;輸入不同 ,輸du出為1 ;

使用時zhi,異或門輸入端一腳接5v高電dao平 ,相當於一直輸入高電平 ,另一腳就作為訊號輸入端使用 。

舉個例子 :

如輸入訊號時 0 ,那麼另一端一直處於高電平的狀態,相當於輸入1 ;兩個輸入端訊號不同 ,異或門輸出為 1 ;與原來訊號相反 ;

同理可知,當輸入訊號為 1 時,輸入訊號相同 ,異或門輸出為 0 ;

這就和非門的邏輯相同了 ,也就是可以用作非門使用 。

與非門和異或門能不能做非門使用?為什麼?對於與非門多餘的輸入端如何處理?

3樓:匿名使用者

都可以做非門。

與非門:兩個輸入端短接;

異或門:一個輸入端接高電平,另一個輸入端作為非門輸入端

什麼是與門、或門、非門和異或門

4樓:哎喲菜菜

1、與門

與門又稱「與電路」、邏輯「積」、邏輯「與」電路。是執行「與」運算的基本邏輯閘電路。與門有多個輸入端,一個輸出端。

當所有的輸入同時為高電平(邏輯1)時,輸出才為高電平,否則輸出為低電平(邏輯0)。

2、或門

或門又稱或電路、邏輯和電路。如果幾個條件中,只要有一個條件得到滿足,某事件就會發生,這種關係叫做「或」邏輯關係。具有「或」邏輯關係的電路叫做或門。

或門有多個輸入端,一個輸出端,只要輸入中有一個為高電平時(邏輯「1」),輸出就為高電平(邏輯「1」);只有當所有的輸入全為低電平(邏輯「0」)時,輸出才為低電平(邏輯「0」)。

3、非門

非門又稱非電路、反相器、倒相器、邏輯否定電路,簡稱非門,是邏輯電路的基本單元。非門有一個輸入和一個輸出端。當其輸入端為高電平(邏輯1)時輸出端為低電平(邏輯0),當其輸入端為低電平時輸出端為高電平。

輸入端和輸出端的電平狀態總是反相的。非門的邏輯功能相當於邏輯代數中的非,電路功能相當於反相,這種運算也稱非運算。

4、異或門

異或門是數字邏輯中實現邏輯異或的邏輯閘。有多個輸入端、一個輸出端,多輸入異或門可由兩輸入異或門構成。若兩個輸入的電平相異,則輸出為高電平1;若兩個輸入的電平相同,則輸出為低電平0。

即如果兩個輸入不同,則異或門輸出高電平1。

5樓:匿名使用者

與門,非門,或門和異或門是數位電路中非常重要的基本電路單元。很多數字整合模組,大規模數字整合模組中都是由大量的此種單元電路組成。

要了解這幾種閘電路的情況,首先得分別知道的邏輯表示式和一些基本的數位電路基礎知識。下面分別單獨講這幾個閘電路的邏輯表示式和真值表和它的基本功能。

在講這些閘電路的問題之前,先簡單介紹一下數位電路的一些規定。在數位電路中,一般有高電平,低電平,懸空三種狀態,用數字表示時分別為1,0,不確定(在電路設計中應儘量避免此種現象的存在)。其中,1又表示「真」,0表示「假」。

1,與門:

(1) 與門的邏輯表示式為:y = ab,

(2) 其對應的值表為:

輸入a 輸入b 輸出y

0 0 0

0 1 0

1 0 0

1 1 0

(3) 與門是實現邏輯「乘」運算的電路,有兩個以上輸入端,一個輸出端。只有當所有輸入端都是高電平時,該電路輸出才是高電平,否則輸出為低電平。

2,非門:

(2) 非門對應的真值表為:

輸入a 輸出y

0 1

1 0

(3) 非門是實現邏輯代數非的功能,即輸出始終和輸入保持相反。當輸入端為高電平時,輸出端為低電平。反之,當輸入端為低電平時,輸出端則為高電平。即是取反的意思。

3,或門:

(1)或門的邏輯表示式為:f=a+b

(2) 其對應的真值表為:

輸入a 輸入b 輸出y

0 0 0

0 1 1

1 0 1

1 1 1

(注意,真值表中最後一行中,1+1=1.這是規定的。)

(3) 或門是實現邏輯加的電路,又稱邏輯和電路。此電路有兩個以上輸入端,一個輸出端。只要有一個或幾個輸入端是 「1」,或門的輸出即為 「1」。

而只有所有輸入端為 「0」時,輸出才為 「0」。

4,異或門:

(2) 異或門對應的真值表為:

輸入a 輸入b 輸出y

0 0 0

0 1 1

1 0 1

1 1 0

(3) 異或門是數字邏輯中實現邏輯異或的邏輯閘。有多個輸入端、1個輸出端,多輸入異或門可由2輸入異或門構成。若兩個輸入的電平相異,則輸出為高電平1;若兩個輸入的電平相同,則輸出為低電平0。

亦即,如果兩個輸入不同,則異或門輸出高電平。

6樓:匿名使用者

電路里的

只能告訴你他的公式非門:y=a 或門:y=a+b 與門:

y=a·b 或非門:y=a+b 與非門:y=a·b 異或門:

y=a·b+a·b 與異或門:y=a·b+c·d

7樓:哥哥不吃桃

在與門中,當兩個輸入都為高電平時,輸出為1,原文中寫的是0,望儘早改正。

與非門、或非門、異或門、同或門的邏輯表示式和邏輯符號怎麼寫?

8樓:匿名使用者

與非門邏輯表示式:y=(a·b)'=a'+b'

邏輯符號:

或非門有3種邏輯符號,包括:形狀特徵型符號(

ansi/ieeestd 91-1984)、iec矩形國標符號(iec 60617-12)和din符號(din 40700),以二輸入或門為例,邏輯符號如圖所示:

異或門邏輯表示式:

常用邏輯符號如下圖所示。對異或門的任何2個訊號(輸入或輸出)同時取反,而不改變結果的邏輯功能。在「圈到圈」的設計中,我們選用最能表達要實現的邏輯功能的符號。

同或門邏輯表示式:(⊙為「同或」運算子)

邏輯閘的2種符號:形狀特徵型符號(ansi/ieee std 91-1984)、iec矩形國標符號(iec 60617-12)。

與非門(英語:nand gate)是數位電路的一種基本邏輯電路。若當輸入均為高電平(1),則輸出為低電平(0);若輸入中至少有一個為低電平(0),則輸出為高電平(1)。

與非門可以看作是與門和非門的疊加。

或非門(英語:nor gate)是數字邏輯電路中的基本元件,實現邏輯或非功能。有多個輸入端,1個輸出端,多輸入或非門可由2輸入或非門和反相器構成。

只有當兩個輸入a和b為低電平(邏輯0)時輸出為高電平(邏輯1)。也可以理解為任意輸入為高電平(邏輯1),輸出為低電平(邏輯0)。

異或門 (英語:exclusive-or gate,簡稱xor gate,又稱eor gate、exor gate)是數字邏輯中實現 邏輯異或的 邏輯閘。有多個輸入端、1個輸出端,多輸入異或門可由2輸入異或門構成。

若兩個輸入的電平相異,則輸出為高電平1;若兩個輸入的電平相同,則輸出為低電平0。亦即,如果兩個輸入不同,則異或門輸出高電平。

同或門(英語:xn***ate或equivalencegate)也稱為異或非門,是數字邏輯電路的基本單元,有2個輸入端、1個輸出端。當2個輸入端中有且只有一個是低電平(邏輯0)時,輸出為低電平。

亦即當輸入電平相同時,輸出為高電平(邏輯1)。

9樓:回憶的歌

事物之間的因果關係

稱為邏輯關係

基本邏輯關係為「與」、「或」、「非」三種。

組合邏輯關係為「與非」、「或非」、「同或」、 「異或」等, 由三種基本邏輯關係組合而成。

邏輯表示式。:用邏輯運算子將關係表示式或邏輯量連線起來的有意義的式子。

熟練掌握各種閘電路的邏輯表示式是化簡閘電路的基礎。

10樓:呃呃呃好的吧的

它更多的是提出一套新的解決問題的方法和機制,有特色,比如分散式記帳