這個是與非門嗎,什麼是與非門,或非門?

2021-03-19 18:20:48 字數 1595 閱讀 7278

1樓:匿名使用者

這不是與非門,與非門的框內是&而不是1。可能是或非門,漏了≥號。或非門的框內是≥1。

什麼是與非門,或非門?

2樓:西子不淼

與非門(英語: nand gate )是數字邏輯中實現邏輯與非的邏輯閘,功能見左側真值表。若當輸入

均為高電平(1 ) ,則輸出為低電平(0) ; 若輸入中至少有一個為低電平(0) ,則輸出為高電平(1 )。與非門是一種通用的邏輯閘,因為任何布林函式都能用與非門實現

或非門(英語: nor gate )是數字邏輯中實現邏輯或非的邏輯閘,功能見右側真值表。若輸入均為低電平(0) ,則輸出為高電平(1 ) ;若輸入中至少有一個為高電平(1 ) , 則輸出為低電平(0)。

或非是邏輯或加邏輯非得到的結果。或非是一種具有函式完備性的運算,因此其他任何邏輯函式都能用或非門實現

3樓:匿名使用者

與非門是數位電路

的一種基本邏輯電路。若當輸入均為高電平(1),則輸出為低電平(0)。若輸入中至少有一個為低電平(0),則輸出為高電平(1)。與非門可以看作是與門和非門的疊加。

或非門是數字邏輯電路中的基本元件,實現邏輯或非功能。有多個輸入端,1個輸出端,多輸入或非門可由2輸入或非門和反相器構成。只有當兩個輸入a和b為低電平(邏輯0)時輸出為高電平(邏輯1)。

也可以理解為任意輸入為高電平(邏輯1),輸出為低電平(邏輯0)。

4樓:匿名使用者

與非門就是先實現與的邏輯再實現非的邏輯。例如二輸入與非門,兩個輸入同時為「1」時,輸出結果為「0」,其他情況輸出都為「1」。在管級電路中「非」的關係易於實現,與門一般是由與非門+非門實現的。

或非門同理,或非門是輸入都為「0」時,輸出為「1」,其他情況都為「0」.

5樓:匿名使用者

與非門,有零出一,雙一出零 只要將其一端接高電平,另一端來1時出0,來0時出1即可。 或非門反之,將一端接低電平 另一端來1出0,來0時出1,即非。

6樓:匿名使用者

用與非邏輯構成的閘電路

為什麼說與非門是萬能門?試說明如何用二輸入與非門實現與,或,非邏輯關係

7樓:匿名使用者

說它是萬能門因為它可以通過組合來實現其它門的功能.比如

或:用一個與非門,輸入端輸入 非a, 非b.經過與非門的運算後就是 a+b.

8樓:匿名使用者

我是杭電08級的,這啊,有點難做額

9樓:匿名使用者

通訊專業的···?杭電的?~~~~我猜你是。因為我也在糾結這個思考題,哦哈哈

10樓:流星驟雨

真有緣,我也10級 杭電 電子資訊工程的~~o(∩_∩)o~

11樓:噹噹得當啊

我是杭電16級卓越學院

12樓:匿名使用者

哇!都是杭電的啊!好熱鬧啊,我是杭電10級的。嘿嘿

13樓:匿名使用者

我也真糾結呢!!!杭電啊

用與非門實現設計邏輯電路,為什麼都用與非門設計組合邏輯電路

給你圖,全是與非門,a b c,分別對應三臺裝置 得耐心等等那見鬼的審查 我給你看看哈,留個腳印 總共有幾臺裝置?無限多?設計實現下列函式的組合電路 1.要求用與非門實現邏輯電路。2.畫出邏輯電路圖。3 列出真值表。化簡復f ab a c bc f值與d變數制無關bai abcl 000 0 001...

用與非門設計組合邏輯電路,為什麼都用與非門設計組合邏輯電路

0000 1的個數為0,即偶數個f 1,為系統輸出即為真。0001 1的個數為1,即奇數個f 0,為系統輸出即為假。數位電路高手請,用與非門設計一個組合邏輯電路,實現三輸入的多數表決功能 這麼簡單的設計 步驟 1.寫出真值表 輸入a b c 輸出 f 2.根據真值表畫卡諾圖得出最簡表示式 f ab ...

1,為什麼與非門,或非門的輸出端不能並聯使用

如果是與非門,或非門輸入端a b都並聯使用可以輸出並聯工作,因為輸入 輸出狀態相同可以增大負載能力,否則輸入邏輯不同輸出端高低電平不同要導致輸出短路,是不允許的。為什麼與非門或非門的輸出端不能並聯使用 一般多個與非門或非門的輸出端不能並聯使用,因為一旦輸出有高 有低,輸出 1 的輸出電流就會 灌入 ...